Български език

Изберете език

EnglishRepublika e ShqipërisëالعربيةGaeilgeEesti VabariikEuskeraБеларусьБългарски езикíslenskapolskiAfrikaansDanskDeutschрусскийFrançaisPilipinoSuomiҚазақша한국의NederlandČeštinaHrvatskaLatviešulietuviųromânescMelayuMaoriবাংলা ভাষারမြန်မာKongeriketPortuguêsپښتوSvenskaCрпскиසිංහලSlovenskáSlovenijaภาษาไทยTürk diliاردوУкраїнаO'zbekespañolעִבְרִיתΕλλάδαMagyarországItaliaIndonesiaTiếng Việt

Категории

  1. Интегрални схеми (интегрални схеми)

    Интегрални схеми (интегрални схеми)

  2. Дискретни полупроводникови продукти
  3. Кондензатори
  4. RF / IF и RFID
  5. Резистори
  6. Сензори, преобразуватели

    Сензори, преобразуватели

  7. релета
  8. Захранващи устройства - монтаж на плот

    Захранващи устройства - монтаж на плот

  9. изолатори
  10. Индуктори, намотки, дросели
  11. Съединители, Връзки

    Съединители, Връзки

  12. Защита на електрическата верига
У дома > Новини > FD-SOI FPGAS Получете PCIE и LPDDR4 взаимодействие

Новини

FD-SOI FPGAS Получете PCIE и LPDDR4 взаимодействие

Machxo5T-NX, както се наричат, са подходящи за „набор от дизайни на контролни функции за корпоративни мрежи, машинно зрение и индустриален IoT“, се казва в съобщението.

Lattice Nexus fpga FD SoI transistorТе са изградени с помощта на процеса на FDSOI на компанията (изображение правилно), което може драстично да намали меките грешки от радиацията в сравнение с насипни CMO, тъй като има по -малък обем полупроводник (оранжев) с достъп до транзисторите в които могат да се генерират фалшиви носения,

Включен е до 7.2mbit на паметта, до 55mbit от потребителска светкавица и до 96K логически клетки (вижте таблицата по -долу).



Съществуват до 291 IOS с общо предназначение „, които поддържат ранна конфигурация на IO и предоставят добавени функции като 1.25Gbit/s SGMII, падане по подразбиране, горещо кокетно и програмируем скорост на убийство“, каза Lattice.

Поддържат се множество IO напрежения (1, 1.2, 1.5, 1.8, 2.5 и 3.3V) и има интерфейси LVD и MIPI.

PCIE и LPDDR4 функции за взаимодействие на по -големите две (53K и 96K клетка) на трите обявени устройства.

За защита на интелектуалната собственост има мултибот с криптиране на бит-поток (AES256) и удостоверяване (ECC256).

Опаковката е 17 х 17 мм с 0,8 мм стъпка, а има опция 14 х 14 мм за по -малката (25 -килна клетка) версия.

Machxo5-nx Machxo5t-nx
Устройство LFMXO5-25 LFMXO5-55T LFMXO5-100T
Логически клетки 25k 53k 96k
Вградени блокове за памет 80 (x18kbit) 166 208
Вградена памет 1440kbit 2988 3744
Разпределен овен 184kbit 320 639
Големи блокове памет 1 5 7
Големи бита на паметта 512kbit 2560 3584
18 × 18 мултипликатори 20 146 156
ADC блокове 2 2 2
450MHz осцилатор 1 1 1
128kHz осцилатор 1 1 1
Pcie gen2 твърд ip 0 1 1
GPLL 2 4 4
Потребителска светкавица (без инициализация) 15mbit 79 79

Източниците на решетката варират в някои от числата, използвани в горната статия и таблицата (проверка на фактите е в ход), така че ги проверете дали те са важни за вас.